Aller au menu Aller au contenu
Evénements de l'IMEP-LAHC
Centre de radiofréquences, optique et micro-nanoélectronique des Alpes
Evénements de l'IMEP-LAHC
Evénements de l'IMEP-LAHC

> Actualites > Soutenance de Thèses

Soutenance de thèse de Mr Kaya Can AKYEL

Publié le 3 décembre 2014
A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentEnvoyer cette page par mail cet article Facebook Twitter Linked In
Soutenance 17 décembre 2014 | Plan d'accès
Soutenance de Mr Kaya Can AKYEL, pour une thèse de DOCTORAT de l'Université de Grenoble, Spécialité Nano Electronique et Nano Technologies, intitulée:
PHELMA /MINATEC  salle 253
3 rue Parvis Louis Néel
Grenoble

« Méthodologie statistique de modélisation pour l'optimisation de l'offre SRAM ' basse puissance' »

Mercredi 17 décembre 2014 à 10h30

Résumé de Thèse:
La minituarisation des transistors vers ses ultimes limites physiques a exacerbé les effets négatifs qui sont liées à la granularité de la matière. Plusieurs nouvelles sources de variabilités affectent les transistors qui, bien qu'identiquement dessinés, montrent des caractéristiques électriques qui sont variables entre eux et entre différents moments de leur utilisation. Les circuits de mémoire SRAM , qui sont conçues avec des règles de dessin parmi le plus agressives et coniennent un nombre de transistors très élevé, sont menacés en particulier par ce phénomène de variabilité qui représente le plus grand obstacle non seulement pour la réduction de la surface d'un point mémoire SRAM, mais aussi pour la réduction de son tension d'alimentation . L'optimisation des circuits SRAM est devenue une tache cruciale afin de répondreà la fois aux demandes d'augmentation de densité et de la réduction de la consommation, donc uen méthodologie statistique permettant de modéliser en amont l'impact dela variabilitéà travers des simulations SPICE est devenue un besoin obligatoire. Les travaux de recherches présentés se concentrent sur le développement des nouvelles méthodologies pour la simulation des points mémoire sous l'impact de la vaiabilité, dans le but d'accomplir uen modélisation précise de la tension d'alimentation minimale d'un SRAM  quelque soit les conditions d'opérations; La variabilité dynamique liée au bruit RTS qui cause le changement des caractéristiques élecrique des transistors au cours de leurs opérations est également étudiée avec un effor particulier de modélisation.
Ce travail a donné lieu à de nombreuses publications internationales et à un brevet. Aujourd'hui, cette méthodologie est retenue par STMicrolectronics et est utilisé dans la phase d'optimisation des plans mémoires SRAM.

Mots clés :
SRAM,Variabilité, RTS, Modélisation statistique

Membres du jury :
M. Gérard GUIBAUDO, CNRS : Directeur de thèse
M. Jean-Michel PORTAL , Université Aix Marseille: Rapporteur
M. Amara AMARA, ISEP Paris Philippe BENECH : Rapporteur
M. Ian O'CONNOR , Ecole Centrale de Lyon : Examinateur
M. Lorenzo CIAMPOLINI, STMicroelectronics : Examinateur


A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentEnvoyer cette page par mail cet article Facebook Twitter Linked In

Partenaires

Thèse préparée à STMicroeletronics et dans le laboratoire : UMR 5130 - IMEP-LaHC (Institut de Microélectronique, Electromagnétisme, Photonique – Laboratoire Hyperfréquences et Caractérisation), sous la direction de Gérad GHIBAUDO, directeur de thèse.

mise à jour le 16 février 2015

anglais
CROMA
Site de Grenoble
Grenoble INP - Minatec - 3, Parvis Louis Néel , CS 50257 - 38016 Grenoble Cedex 1

Site de Chambéry
Université Savoie Mont Blanc - Rue Lac de la Thuile, Bat. 21 - 73370 Le Bourget du Lac
 
 
République Française         Logo CNRS_2019       Logo Grenoble INP - UGA Université Grenoble Alpes      Université Savoie Mont Blanc
Université Grenoble Alpes