Aller au menu Aller au contenu
Evénements de l'IMEP-LAHC
Microélectronique, électromagnétisme, photonique, hyperfréquences
Evénements de l'IMEP-LAHC
Evénements de l'IMEP-LAHC

> Actualites > Soutenance de Thèses

Soutenance de thèse de LITTY Antoine

Publié le 5 janvier 2016
A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentEnvoyer cette page par mail cet article Facebook Twitter Linked In
Soutenance 11 janvier 2016 | Plan d'accès
Soutenance de LITTY Antoine pour une thèse de DOCTORAT de l'Université de Grenoble, spécialité NANO ELECTRONIQUE ET NANO TECHNOLOGIES,  intitulée :
Salle Amphi C - Grenoble INP
46 Avenue Félix Viallet
38000Grenoble

« Conception, Fabrication, Caractérisation et Modélisation de transistors MOSFET haute tension en technologie avancée SOI ( Silicon on Insulator) »

LITTY Antoine

LITTY Antoine

Lundi 11 Janvier 2016 à 10h

Résumé de thèse :
A l’heure où la miniaturisation des technologies CMOS sur substrat massif atteint des limites, la technologie FDSOI (silicium sur isolant totalement déserté) s’impose comme une alternative pour l’industrie en raison de ses meilleures performances.
Dans cette technologie, l’utilisation d’un substrat SOI ultramince améliore le comportement des transistors MOSFETs et garantit leur intégrité électrostatique pour des dimensions en deçà de 28nm. Afin de lui intégrer de nouvelles fonctionnalités, il devient nécessaire de développer des applications dites « haute tension » comme les convertisseurs DC/DC, les régulateurs de tension ou encore les amplificateurs de puissance.
Cependant les composants standards de la technologie CMOS ne sont pas capables de fonctionner sous les hautes tensions requises. Pour répondre à cette limitation, ces travaux portent sur le développement et l’étude de transistors MOS haute tension en technologie FDSOI. Plusieurs solutions sont étudiées à l’aide de simulations numériques et de caractérisations électriques : l’hybridation du substrat (gravure localisée de l’oxyde enterré) et la transposition sur le film mince. Une architecture innovante sur SOI, le Dual Gound Plane EDMOS, est alors proposée, caractérisée et
modélisée. Cette architecture repose sur la polarisation d’une seconde grille arrière pour offrir un compromis RON.S/BV prometteur pour les applications visées.

Membres du jury :
• Sorin CRISTOLOVEANU - Directeur de thèse
• Sylvie ORTOLLAND - Co-encadrant de thèse
• Anne KAMINSKI-CACHOPO - Examinateur
• Frédéric MORANCHO - Rapporteur
• Florin UDREA - Rapporteur
• Bruno ALLARD - Examinateur


A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentEnvoyer cette page par mail cet article Facebook Twitter Linked In

Partenaires

Thèse préparée dans le laboratoire : UMR 5130 IMEP-LaHC (Institut de
Microélectronique, Electromagnétisme, Photonique – Laboratoire Hyperfréquences et Caractérisation ), sous la direction de Sorin CRISTOLOVEANU , directeur de thèse .

mise à jour le 5 janvier 2016

anglais
CROMA
Site de Grenoble
Grenoble INP - Minatec - 3, Parvis Louis Néel , CS 50257 - 38016 Grenoble Cedex 1

Site de Chambéry
Université Savoie Mont Blanc - Rue Lac de la Thuile, Bat. 21 - 73370 Le Bourget du Lac
 
 
République Française         Logo CNRS_2019       Logo Grenoble INP - UGA Université Grenoble Alpes      Université Savoie Mont Blanc
Université Grenoble Alpes